次实控制电路单片机at89s51型号通实现八盏双色灯发光二极控制p0p2口控制四盏灯at89s519引脚接复位电路电路实现复位控制电路中接入74s164译码器阴极数码通at89s51p3口数输入阴极数码控制时实现双色发光二极阴极数码作at89s51p32口接中断控制电路p35口接入蜂鸣器电路实现中断作电路便检测量单片方设计硬件系统系统器件越器件间相互干扰越强功耗增避免降低系统稳定性系统中相关器件做性匹配选cmos芯片单片机构成低功耗系统时系统中芯片应选择低功耗产品
硬件电路设计:
1)确保硬件结构应软件方案相结合硬件结构软件方案会相互影响软件实现功软件实现简化硬件结构必须注意软件实现硬件功般响应时间硬件实现长占cpu时间
2)性抗干扰设计硬件设计必少部分包括芯片器件选择耦滤波印刷电路板合理布线元器相互隔离等
3)量mcs51单片方设计硬件系统系统器件越器件间相互干扰越强消耗功耗增避免降低系统稳定性
4)系统中相关器件做性匹配选cmos芯片单片机构成低功耗系统时系统中芯片应选择低功耗产品
1.1 单片机型号特性
单片机型号 at89s51特性:⑴8031 cpumcs51⑵兼容 4k字节编程flash存储器(寿命:1000写擦循环) ⑶全静态工作:0hz24khz ⑷三级程序存储器保密锁定 ⑸128*8位部ram ⑹32条编程io线⑺两16位定时器计数器 ⑻6中断源⑼编程串行通道⑽低功耗闲置掉电模式⑾片振荡器时钟电路
1.2 晶振电路
单片机晶振两电容作 两电容晶振负载电容分接晶振两脚电容般十皮发会影响晶振谐振频率输出幅度晶振负载电容[(cd*cg)(cd+cg)]+cic+△c式中cdcg分接晶振两脚电容cic(集成电路部电容)+△c(pcb电容)验值35pf 种逻辑芯片晶振引脚等效电容三点式振荡器晶振引脚部通常反相器 者奇数反相器串联晶振输出引脚 xo 晶振输入引脚 xi 间电阻连接 cmos 芯片通常数 m 数十m 欧间 芯片引脚部已包含电阻 引脚外部接电阻反相器振荡初始时处线性状态 反相器增益放器 便起振 石英晶体连接晶振引脚输入输出间 等效联谐振回路 振荡频率应该石英晶体联谐振频率 晶体旁边两电容接 实际电容三点式电路分压电容 接点分压点 接点分压点参考点
振荡引脚输入输出反相 联谐振回路石英晶体两端 形成正反馈保证电路持续振荡 芯片设计时 两电容已形成 般两容量相等 容量工艺版图 终较 定适合宽频率范围 外接时约数 pf 数十 pf 频率石英晶体特性定 需注意 两电容串联值联谐振回路 会影响振荡频率 两电容量相等时 反馈系数 05 般满足振荡条件 果易起振振荡稳定减输入端电容量 增加输出端值提高反馈量
电路图示
1.3 复位电路
单片机开机时工作中干扰程序失控工作中程序处某种死循环状态等情况需复位复位作cpu功部件串行口中断恢复确定初始状态状态开始工作
复位电路两种:电钮复位考虑部件影响采钮复位电阻电容充电电容电压高电钮时芯片复位脚似低电芯片复位
文档香网(httpswwwxiangdangnet)户传
《香当网》用户分享的内容,不代表《香当网》观点或立场,请自行判断内容的真实性和可靠性!
该内容是文档的文本内容,更好的格式请下载文档